- SR Flip-flop:
- Nødvendige komponenter:
- SR Flip-flop kretsdiagram og forklaring:
- Arbeid av SR Flip Flop:
Begrepet digital i elektronikk representerer datagenerering, prosessering eller lagring i form av to stater. De to tilstandene kan representeres som HØY eller LAV, positiv eller ikke-positiv, sett eller tilbakestilt som til slutt er binært. Det høye er 1 og lavt er 0, og dermed blir den digitale teknologien uttrykt som serie på 0 og 1. Et eksempel er 011010 der hvert begrep representerer en individuell tilstand. Dermed blir denne låseprosessen i maskinvare gjort ved bruk av visse komponenter som lås eller flip-flop, Multiplexer, Demultiplexer, Encoders, Decoders og etc som kollektivt kalles sekvensielle logikkretser.
Så, vi skal diskutere om Flip-flops også kalt som låser. Låsene kan også forstås som Bistable Multivibrator som to stabile tilstander. Generelt kan disse låskretsene være enten aktiv-høy eller aktiv-lav, og de kan utløses av henholdsvis HØY eller LAV-signal.
De vanligste typene flip-flops er,
- RS Flip-flop (RESET-SET)
- D Flip-flop (data)
- JK Flip-flop (Jack-Kilby)
- T Flip-flop (veksle)
Av de ovennevnte typene er bare JK- og D-flip-flops tilgjengelig i den integrerte IC-formen og brukes også mye i de fleste applikasjoner.
Her i denne artikkelen vil vi diskutere om SR Flip Flop og vil utforske den andre Flip Flop i senere artikler.
SR Flip-flop:
SR Flip-flops ble brukt i vanlige applikasjoner som MP3-spillere, hjemmekinoanlegg, bærbare lyddokker og etc. Men nå-om-dagen brukes JK og D flip-flops i stedet på grunn av allsidighet. SR-låsen kan bygges med NAND-port eller med NOR-port. En av dem vil ha input og output komplementert til hverandre. Her bruker vi NAND-porter for å demonstrere SR-flip-flop.
Når klokkesignalet er LAV, vil inngangene S og R aldri påvirke utgangen. Klokken må være høy for at inngangene skal bli aktive. Dermed er SR flip-flop en kontrollert Bi-stabil sperre der klokkesignalet er styresignalet. Igjen blir dette delt inn i positiv kantutløst SR-flip-flop og negativ edge-triggered SR-flip-flop. Dermed har utgangen to stabile tilstander basert på inngangene som er diskutert nedenfor.
Sannhetstabellen til SR Flip-Flop:
CLK-staten |
INNGANG |
PRODUKSJON |
||
Klokke |
S ' |
R ' |
Spørsmål |
Q ' |
LAV |
x |
x |
0 |
1 |
HØY |
0 |
0 |
0 |
1 |
HØY |
1 |
0 |
1 |
0 |
HØY |
0 |
1 |
0 |
1 |
HØY |
1 |
1 |
1 |
0 |
Minnestørrelsen på SR flip flop er en bit. S (Set) og R (Reset) er inngangstilstandene for SR-flip-flop. Q og Q 'representerer utgangstilstandene til flip-flop. Ifølge tabellen, basert på inngangene, endrer utgangen sin tilstand. Men det viktige å tenke på er at alle disse bare kan forekomme i nærvær av kloksignalet.
Vi konstruerer SR flip flop ved hjelp av NAND gate som er som nedenfor,
IC-en som brukes er SN74HC00N (Quadruple 2-Input Positive-NAND Gate). Det er en 14-pinners pakke som inneholder 4 individuelle NAND-porter i den. Nedenfor er pinnediagrammet og den tilsvarende beskrivelsen av pinnene.
Nødvendige komponenter:
- IC SN74HC00 (Quad NAND Gate) - 1Nr.
- LM7805 - 1Nr.
- Taktil bryter - 3Nr.
- 9V batteri - 1No.
- LED (grønn - 1; rød - 2)
- Motstander (1kὨ - 2; 220kὨ -2)
- Brettbrett
- Koble ledninger
SR Flip-flop kretsdiagram og forklaring:
Her har vi brukt IC SN74HC00N for å demonstrere SR Flip Flop Circuit, som har fire NAND-porter inni. IC-strømkilden har vært begrenset til MAKSIMALT 6V, og dataene er tilgjengelige i databladet. Nedenfor viser øyeblikksbildet det.
Derfor har vi brukt en LM7805-regulator for å begrense forsyningsspenningen og pin-spenningen til maksimalt 5V.
Arbeid av SR Flip Flop:
De to knappene S (Set) og R (Reset) er inngangstilstandene for SR-flip-flop. De to lysdiodene Q og Q 'representerer utgangstilstandene til flip-flop. 9V batteriet fungerer som inngang til spenningsregulatoren LM7805. Derfor brukes den regulerte 5V-utgangen som Vcc- og pin-forsyning til IC. For forskjellig inngang ved S 'og R' kan den tilsvarende utgangen sees gjennom LED Q og Q '.
Sannhetstabellen og tilhørende tilstander varierer avhengig av type konstruksjon som enten kan bruke NAND-porter eller NOR-porter. Her gjøres det ved hjelp av NAND-porter. Pinnene S 'og R' trekkes normalt ned. Derfor vil standard inngangstilstand være S '= 0, R' = 0.
Nedenfor har vi beskrevet de fire tilstandene til SR Flip-Flop ved hjelp av SR flip flop krets laget på brødbrett.
Tilstand 1: Klokke - HØY; S '- 0; R '- 0; Q - 0; Q '- 0
For inngangene fra State 1 lyser RØD ledet som indikerer at Q 'er HØY og GRØNN lys viser at Q er LAV.
Tilstand 2: Klokke - HØY; S '- 1; R '- 0; Q - 1; Q '- 0
For State 2-inngangene lyser den GRØNNE lysdioden som indikerer at Q er HØY og RØD ledet viser at Q 'er lav.
Tilstand 3: Klokke - HØY; S '- 0; R '- 1; Q - 0; Q '- 1
For tilstanden 3 innganger lyser RØD ledet som indikerer at Q 'er HØY og GRØNN lys viser at Q er LAV.
Tilstand 4: Klokke - HØY; S '- 1; R '- 1; Q - 1; Q '- 1
For statens 4 innganger lyser RØD og GRØN ledd som indikerer at Q & Q 'er HØY. Men staten er ikke stabil praktisk. Utgangen blir Q = 1 & Q '= 0 på grunn av ustabilitet og fravær av kontinuerlig klokke.