Alle de innebygde systemene har minne for å lagre data. Disse minnene består av flip-flops, disse flip-flops lagrer dataene i form av biter. Hver flip flop kan lagre en bit. Så for åtte flip-flops vil vi ha 8-biters minne. Dette minnet brukes til å lagre programmer eller få tilgang til programmet. Det er forskjellige typer flip-flop her, vi skal snakke om SR-flip-flop.
I en 555IC timer er det en SR (Set Reset) flip-flop, slik at timeren kan ordnes for å lagre en bit data. Dette er hva vi skal gjøre her. Vi bruker timeren til å lagre en enkelt bit data.
Kretskomponenter
- +5 til +12 forsyningsspenning
- 555 IC
- 10KΩ (2 deler), 1KΩ motstand
- Knapper (2 stk)
- LED,
- 100 µF kondensator (ikke obligatorisk, koblet parallelt med strøm)
Krets og arbeidsforklaring
Den kretsdiagram av 555IC baserte bits minnecelle er vist i ovennevnte figur. Her bruker vi flip-flop til stede i timeren som vi diskuterte tidligere.
Tenk nå på at alle komponentene er koblet til som vist i kretsskjemaet og strømmen er slått på. Siden terskelpinnen er koblet til strøm gjennom 10K motstand, vil den andre komparatorutgangen være lav. Dette signalet mates til den andre SET-pinnen på flip-floppen inne i timeren.
Som vist i figuren nedenfor, får flip-flop lavt signal ved innstillingspinnen til flip-flop.
På grunn av dette vil flip-flop lagre NULL i minnet, og utgangen vil være lav. Når det gjelder lav ytelse, vil LED-lampen være av. Tenk nå på at innstillingsknappen trykkes, så blir terskelpinnen koblet direkte til bakken. Dette er vist i figuren nedenfor. På grunn av dette vil det være et høyere potensial ved den positive terminalen til den andre komparatoren, så den andre komparatoren gir et positivt høysignal.
Dette positive høysignalet blir ført til flip-flop-settpinnen, og slik at flip-flop lagrer ONE i minnet, og slik at Q-utgangen blir høy, gjør denne Q-utgangen at tidsutgangen går høyt. Så nå lyser LED-lampen for å fortelle ONE på flip-flop.
ONE er for tiden lagret i flip-flop-minne, nå når vi trykker på reset-knappen blir PNP-transistoren i det interne diagrammet slått på. Ved dette vil det være et høysignal MR (Master Reset).
Denne master reset når den går høyt, blir flip-flop-lagret bit slettet. Det er flip-flop trukket ned til lav. Når flip-flop blir lav, blir produksjonen lav. Så LED-en vil nå slukke. Slik lagrer en tidtaker en bit data i sin flip-flop.